佐野准教授らの研究成果が日経エレクトロニクス2016年6月号に掲載

佐野准教授らのグループが開発したFPGAによる津波シミュレーションの研究成果が、日経エレクトロニクス2016年6月号の記事Hot News「FPGAが性能でついにGPU超え、2万段超のパイプラインで実現」に掲載されました。

本成果は、最新のIntel(ALTERA)社FPGA Arria10を使用し、演算性能および電力あたり性能の両方でGPUを上回る性能を達成する津波シミュレーションアクセラレータの開発に関するもので、国際会議でも高い評価を得ておりBest Poster Awardを受賞しています。独自に開発した専用計算回路コンパイラSPGenによりArria10の浮動小数点DSPブロックを効率良く使用すると共に、超長パイプライン構成によるメモリ参照の低減により、高性能かつ低電力のシミュレーションを実現しました。また、FPGAによる津波の計算結果をリアルタイムに可視化するデモンストレーションを開発しました。



オンライン記事は次のURLから閲覧できます(全文閲覧は有料会員のみ)。
http://techon.nikkeibp.co.jp/atcl/mag/15/320925/051200070/?rt=nocnt